《数字电子技术》课程实验指导书 - 图文

2026/1/27 8:02:53

三.实验设备

名称 数量 型号 1. 适配器 1只 16005001 2. 4位输入器 1只 16005036 3. 4位输出器 1只 16005035 4. 锁紧座14芯 1只 16005003 5. 集成芯片 若干 74LS08,74LS32,74LS04

74LS00,74LS02,74LS86

6. 实验电源 1台 5V/1A 7. 实验板 1块 6孔 8. 电子导线 若干

四.实验步骤

(1)与门,根据74LS08的管脚图13-2,选择一组门电路(1、2、3管脚),正确连接电路,改变输入信号(输入信号由四位输入器提供,利用4位输入器得到所需的高、低电平),观察4位输出器输出(把输出信号接到逻辑电平输入,灯亮表示高电平,灯不亮表示低电平,但应注意指示灯是否正常),记录数据。

- 5 -

图13-2 74LS08管脚图 13-3 74LS32管

脚图

(2)或门,根据74LS32的管脚图13-3,测试其逻辑功能,步骤同上步骤(1)。

(3)非门,根据74LS04的管脚图13-4,测试其逻辑功能,步骤同上步骤(1)。

图13-4 74LS04管脚图

图13-5 74LS00管脚图

(4)依次测试与非门(74LS00)、或非门(74LS02)、异或门(74LS86)的测逻辑功能,步骤同上步骤(1)。

- 6 -

五.讨论与分析

1.测试芯片功能前应熟悉芯片的管脚功能。

2.根据实验结果,分析各个门在什么情况下输出信号为1,什么情况下输出信号为0。

二 数据选择器及其应用实验

一.实验目的

1. 掌握数据选择器的逻辑功能和使用方法。

2. 学习用数据选择器进行组合逻辑电路设计的方法。

二.实验原理

中规模集成器件(MSI)的大量出现使得许多逻辑电路可以直接选用相应功能的集成器件实现。这样即省去繁琐的逻辑化简和综合步骤、减少人为因素造成的设计错误,又能使电路系统结构简单,体积小,连线少,功能强,同时稳定性和可靠性也大大提高。

当采用SSI实现组合逻辑电路时,逻辑设计和元件选择是相互独立的。设计过程是按一定的方法和步骤,在对功能要求进行逻辑抽象的基础上,通过函数化简,得到一种实现给定功能的最经济的设计方案。而在MSI进行组合逻辑设计时,必须了解所选用集成器件的逻辑功能、外部引脚电气性能以及使用方法,充分发挥器件本身的控制功能。做到使用最少的集成器件,获得最佳的、符合技术指标的设计方案。

数据选择器是数字系统中常用的中规模集成电路。它的主要功能是根据地址码的控制,从多路输入数据中选择一路作为输出。本实验采用中规模集成器件74LS153双4选1数据选择器进行组合逻辑电路设计,下图为74153的引脚排列.

- 7 -

图14-1 双4选1数据选择器74LS153的引脚排列图

74153内部有两个地址码共用的4选1数据选择器。通过输入不同的地址码A1,A0,可以控制输出Y选择4个输入数据D0~D3中的一个。14-1 为74153逻辑功能表。 S1(S2) A0 Ф 0 0 1 1 A1 Ф 0 1 0 1 1Y 0 1D10 1D11 1D12 1D13 2Y 0 2D20 2D21 2D22 2D23 1 0 0 0 0 表14-1 双4选1数据选择器74153逻辑功能表

根据表14-1可以写出函数输出表达式:

1Y?(A1A01D0?A1A01D1?A1A01D2?A1A01D3)S1 2Y?(A1A02D0?A1A02D1?A1A02D2?A1A02D3)S2

其中D0~D3为4路数据输入端。A1A0为输入地址代码,可组成四种状态:―00‖,―01‖,―10‖,―11‖,依次对应选择D0,D1,D2,和D3。S 为选通输入端或称使能端,它的作用是控制数据选择器处于―工作‖或―禁止‖的状态,低电平有效。Y为选择输出端。数据选择器的应用非常广泛:利用选通输入端S进行选择对象数量的扩展;实现逻辑函数;变并行码为串行码电路(并入串出)等。

(1)选择对象扩展

4选1数据选择器74LS153只有两个地址输入端A1和A0,用S作为第三位地址码的输入端来构成8选1数据选择器。具体地

- 8 -


《数字电子技术》课程实验指导书 - 图文.doc 将本文的Word文档下载到电脑
搜索更多关于: 《数字电子技术》课程实验指导书 - 图文 的文档
相关推荐
相关阅读
× 游客快捷下载通道(下载后可以自由复制和排版)

下载本文档需要支付 10

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:xuecool-com QQ:370150219