(5)记录电路输出结果
A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 S 0 1 1 0 1 0 0 1 C0 0 1 1 1 0 0 0 1
3、调用 MAXPLUSII 库中的组合逻辑器件74138三线八线译码器和门电路,用原理图输入方法实现一个两位二进制数值比较器。(MULTISIM仿真和 FPGA 实现)
(1)构建真值表: 真值表:
(2)逻辑表达式变换过程
(3)原理图(Multisim和QuartusII中绘制的原理图):
Quartus II 中原理图 Multisim 中原理图
(4)波形仿真:
(5)记录电路输出结果
A1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 A0 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 B1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 B0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 F1 0 0 0 0 1 0 0 0 1 1 0 0 1 1 1 0 F2 0 1 1 1 0 0 1 1 0 0 0 1 0 0 0 0
六、实验过程中的问题
1.软件使用过程中存在着名称使用不当的情况(如:中文、空格) 2.写入器件过程中存在引脚号混淆,使用发生错误的情况
七、心得体会
1.在实验过程中学习了74LS153数据选择器的使用,而且通过双击进入了数据选择器内部了解其中的内部构造。
2.在实验过程中学习了74LS138译码器的使用,了解了如何将译码器设计成为脉冲分配器,也实现了全加器。
3.掌握了开发板的各种引脚号以及各种器件的使用,玩那个实在是玩得太开心了。

