计算机组成原理2007试题A

2026/1/27 12:33:02

四川大学期末考试试题(闭卷)

(2007-2008学年第1学期)

课程号:30489430 课程名称: (A卷) 任课教师: 郑成明 倪云竹 熊勇

学号:

姓名:

适用专业年级: 计算机 2005

考试须知 四川大学学生参加由学校组织或由学校承办的各级各类考试,必须严格执行《四川大学考试工作管理办法》和《四川大学考场规则》。有考试违纪作弊行为的,一律按照《四川大学学生考试违纪作弊处罚条例》进行处理。 四川大学各级各类考试的监考人员,必须严格执行《四川大学考试工作管理办法》、《四川大学考场规则》和《四川大学监考人员职责》。有违反学校有关规定的,严格按照《四川大学教学事故认定及处理办法》进行处理。 题 号 得 分 阅卷教师 阅卷时间 一 二 三 四 五 六 七 八 卷面成绩 一、单项选择题(本大题共10小题,每小题2分,共20分)提示:在每小题列出的四个备选项中只有一个是符

合题目要求的,请将其代码填写在对应的括号内。错选、多选或未选均无分

1 2 3 4 5 6 7 8 9 10 1、下列数值最小的是( )

A.(11011001)2 B.(57)10 C.(77)8 D.(2A7)16

2、已知:[X]补=11101011;[Y]补=01001010,则[X—Y]补=( ) A.10100001 B.11011111 C.01001010 D.溢出

3、在同步控制的时序系统中,一般不为( )设置完整的 时间标志信号,即不把它视为独立的一级时序。 A.指令周期 B.CPU工作周期 C.时钟周期(节拍) D.定时脉冲

4、( )存储器是信息易失性的存储器,即一旦掉电,其中所存的信息将丢失。 A.磁芯 B.磁表面 C.ROM D.RAM

5、在程序中存放指令地址的寄存器叫( )

A.通用寄存器 B.程序计数器 C.变址寄存器 D.指令寄存器

6、微指令中控制字段的每一位是一个控制信号,这种微程序是( )的。 A.直接控制 B.间接控制 C.编码控制 D.混合控制

注:试题字迹务必清晰,书写工整。 本题3页,本页为第1页

教务处试题编号:

课程名称:

任课教师: 学号: 姓名:

------------------------------------------------------------------------------------------------------------------------ 7、以下正确的是( )

A. 存储器芯片的CS控制信号是低电平有效的

B. 静态存储器的存储单元只需要一个晶体管和一个电容构成

C. 在RAM存储器芯片中,采用地址双译码的方式不能减少数据单元选通线的数量 D. 半导体存储器件都是挥发性的存储器

8、零地址的运算类指令在指令格式中不给出操作数地址,参加运算的两个操作数来自( ) A.累加器和寄存器 B.累加器和暂存器 C.堆栈的栈顶和次栈顶单元 D.暂存器和堆栈的栈顶单元

9、中断向量地址是( )

A.主程序的入口地址 B.中断服务子程序的入口地址 C.中断服务子程序入口地址指示器 D.中断向量号

10.向量中断的向量地址是( ) A、通过软件查询产生

B、由处理程序直接查表获得 C、由中断总服务程序统一产生 D、由中断源硬件产生

二、填空题(每空1分,共10分)。

1、一个完整的计算机系统由 和 两部分构成。

2、在一个三级存储系统中,如果命中率足够大,则存储系统所表现出的性能将接近于 的大容量 和 的高速度。

3、已知[X]补=11001, [2X]补= 。 4、控制器中的PC寄存器用于存放 。

5、在某种半导体存储器中,在一定时间内必须要对所有的存储单元重新写入一遍,这种操作称为 。 6、通常磁盘中采用的数据校验方式是 。

7、在微程序控制器中,把全部微指令放一个高速存储器中,这个存储器被称为 。 8、DMA控制器是直接依靠 实现的,可以用于快速的数据直传。

三、名词解释题(本大题共5小题,每小题4分,共20分),提示:解释每小题所给名词的含义,若解释正确则

给分,若解释错误则无分,若解释不准确或不全面,则酌情扣分。

本题3页,本页为第2页 教务处试题编号:

课程名称:

任课教师: 学号: 姓名:

------------------------------------------------------------------------------------------------------------------------ 1.增量方式 2.中断向量 3.下溢 4.群码制 5.机器指令

四.简答题(本大题共4小题,每小题5分,共20分)若回答正确则给分,若回答错误则无分,若回答不准确

或不全面,则酌情扣分。。

1.描述组合逻辑控制器设计所采用的技术及设计思想。

2.简要说明完成一次中断处理的步骤,或画出流程图(可实现中断嵌套) 3.说明并行加法器的进位链及其如何实现快速进位的。 4.结合奇偶校验码的码距d ,讨论查错,纠错能力。

五、应用题(本大题共3小题,每小题10分,共30分)。

1.设x=1.01011,y=-0.11001,用原码1位乘算法计算X .Y,写出过程

2.设计8Kx8位的存储器。其中固化区2Kx 8 位,可选EPROM芯片为每片2Kx 4位,随机读写区6Kx 8位,可选SRAM芯片为2Kx 8位。CPU给出16位地址,请设计并画出逻辑图,并注明地址分配与片选逻辑,画出读写控制线。

3.设一处理器的数据通路图如后所示,整个数据通路采用单向总线结构,寄存器采用独立寄存器结构。 试根据此图拟出

(1) SUB (R1), X(R0 )指令的执行流程图。(双操作数指令的第一个地址码是目的) (2) DT0的操作时间表。

移位器ALU内总线R0R1ABDBCBMARMBRIRPCSPPSW控制逻辑MI/OABR2R3R0~R3 R0~R3C D C DSP PC PSW MBRCD 本题3页,本页为第3页 教务处试题编号:


计算机组成原理2007试题A.doc 将本文的Word文档下载到电脑
搜索更多关于: 计算机组成原理2007试题A 的文档
相关推荐
相关阅读
× 游客快捷下载通道(下载后可以自由复制和排版)

下载本文档需要支付 10

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:xuecool-com QQ:370150219