2011年硬件工程师应聘笔试题及答案 - 图文

2026/1/15 7:01:47

补码表示法规定:正数的补码与其原码相同;负数的补码是在其反码的末位加1 例如:

[+7]原= 0 0000111 B [+7]反= 0 0000111 B [+7]补= 0 0000111 B [-7]原= 1 0000111 B [-7]反= 1 1111000 B [-7]补= 1 1111001 B 四位偏移二进制码的偏移量为1000(8H)。 [-8]补=11000 [-8]偏置码=0000(4位显示)

[7]补=0111 [7]偏置码=1111 29.中断的概念和中断的流程

中断是指计算机在执行程序的过程中,当出现异常情况或特殊请求时,计算机停止现行程序的运行,转向对这些异常情况或特殊请求的处理,处理结束后再返回现行程序的间断处,继续执行原程序。

中断的处理过程为:关中断(在此中断处理完成前,不处理其它中断)、保护现场、执行中断服务程序、恢复现场、开中断。

30.名词:SRAM,SSRAM,SDRAM

SRAM是英文Static RAM的缩写,它是一种具有静止存取功能的内存,不需要刷新电路即能保存它内部存储的数据。 ◎优点:速度快,不必配合内存刷新电路,可提高整体的工作效率。

◎缺点:集成度低,功耗较大,相同的容量体积较大,而且价格较高,少量用于关键性系统以提高效率。 SSRAM Synchronous Static Random Access Memory 的缩写,即同步静态随机存取存储器。

同步是指Memory工作需要步时钟,内部的命令的发送与数据的传输都以它为基准;随机是指数据不是线性依次存储,而是由指定地址进行数据读写。

对于SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。

SDRAM Synchronous Dynamic Random Access Memory,同步动态随机存取存储器,同步是指Memory工作需要步时钟,内部的命令的发送与数据的传输都以它为基准;动态是指存储阵列需要不断的刷新来保证数据不丢失;随机是指数据不是线性依次存储,而是由指定地址进行数据读写。

31.信号与系统:时域与频域关系

时域是指信号的幅度随时间变化的曲线,横轴是时间,纵轴是信号的幅度,一般的正弦波比如f(t)=sinwt就是时域曲线。 频域曲线是指信号的幅度与频率的关系,函数比较复杂,可能是不连续的。

这两个时间用高等数学中的傅立叶变换进行转化,也就是时域波形函数进行傅立叶变换后就成了该信号的频域函数。 32.模拟电子电路总结

①伏安特性曲线,二极管开启电压为0.7V/0.2V,环境温度升高后,二极管正向特性曲线左移,方向特性曲线下移。 ②晶体管工作在放大区的外部条件是发射结正向偏置且集电结反向偏置。 ③共射特性曲线:输入特性曲线和输出特性曲线。Uce增大时,曲线右移。 截止区、放大区、饱和区。

④结型场效应管UGS(off)和绝缘栅型场效应管UGS(th)。 夹断区、恒流区、可变电阻区。

⑤静态工作点设置为保证:一、放大不失真 二、能够放大。 两种共射放大电路:直接耦合、阻容耦合。

放大电路分析方法:直流通路求静态工作点,交流通路求动态参数。截止失真,饱和失真。等效电路。 Re直流负反馈。晶体管单管三种接法:共射、共基、共集。

共射:既放大电流又放大电压。输入电阻居中,输出电阻较大,频带窄。多用于低频放大电路。

共基:只放大电压不放大电流。输入电阻小,电压放大和输出电阻与共射相当。频率特性最好。

共集:只放大电流不放大电压。输入电阻最大,输出电阻最小,具有电压跟随特性。用于放大电路的输入级和输出级。 场效应管;

基本共源放大电路、自给偏压电路、分压式偏置电路。 多级电路耦合方式:

直接耦合:良好的低频特性,可放大变化缓慢的信号。

阻容耦合:各级电路静态工作点独立,电路分析、设计、调试简单。有大电容的存在不利于集成化。 变压器耦合:静态工作点独立,不利于集成化,可实现阻抗变换,在功率放大中得到广泛的应用。

9

零点漂移和温度漂移

抑制温漂的方法:引入直流负反馈、采用温度补偿,电路中二极管。差分放大电路。 差分放大电路中共模抑制比。 互补对称输出电路。

集成运放电路的组成:

输入级:双端输入的差分放大电路,输入电阻高,差模放大倍数大,抑制共模能力强,静态电流小。 中间级:采用共射(共源)放大电路,为提高放大倍数采用复合管放大电路,以恒流源做集电极负载。 输出级:输出电压线性范围宽、输出电阻小(带负载能力强)非线性失真小。多互补对称输出电路。 集成运放频率补偿:一、滞后补偿 1.简单电容补偿2.密勒效应补偿 二、超前补偿 放大电路中反馈特性

直流反馈、交流反馈;正反馈、负反馈。

1.有无反馈的判断,是否存在反馈通路。2.反馈极性的判断:瞬时极性法(净输入电压,净输入电流) 四种反馈组态:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。 电路中引入电压负反馈还是电流负反馈取决于负载欲得到稳定的电压还是稳定的电流。 电路中引入串联负反馈还是并联负反馈取决于输入信号源是恒压源还是恒流源。

负反馈电路分析方法:要将反馈网络作为放大电路输入端和输出端等效负载。当考虑反馈网络在输入端的负载效应时,应输出量作用为零。而考虑反馈网络输出端的负载效应时,应令输入量作用为零。对于电压反馈,输出端短路。电流反馈,回路断开。

负反馈对放大电路的影响:1.稳定放大倍数2.改变输入输出电阻3.展宽频带4.减小非线性失真。

串联负反馈增大输入电阻,并联负反馈减小输入电阻;电压负反馈减小输出电阻,电流负反馈增大输出电阻。 引入负反馈一般原则:

一、 稳定静态工作点,引入直流负反馈;为改善放大电路动态性能,应引入交流负反馈。 二、 根据信号源的性质决定引入串联负反馈或者并联负反馈。信号源为内阻较小电压源,为增大输入电阻,减小内阻上压降,应引入串联负反馈。信号源为内阻较大的电流源,为减小放大电路的输入电阻,使电路获得更大的输入电流,应引入并联负反馈。 三、 根据负载对放大电路输出量的要求,负载需要稳定的电压信号时,引入电压负反馈。需要稳定的电流信号时,引入电流负反馈。 四、 需要进行信号变换时,将电流信号转换为电压信号,引入电压并联负反馈。将电压信号转换为电流信号时,引入电流串联负反馈。

负反馈放大电路自激振荡消除方法:一、滞后补偿 1.简单电容补偿2.RC滞后补偿3.密勒效应补偿 二、超前补偿。

基本运算电路

反相比例电路运算电路、T型反相比例运算电路、同相比例运算电路(电压跟随器)。

积分运算电路和微分运算电路 P324-325

正弦波振荡条件 品质因数Q值越大,选频效果越好。在正弦波振荡电路中,反馈信号能够取代输入信号,电路引入正反馈。二要有外加选频网络,用以确定振荡频率。

因此四个部分组成:放大电路、选频网络、正反馈网络、稳幅环节。 电压比较器

对输入信号进行鉴幅与比较的电路。在电压比较器中,集成运放不是处于开环状态就是只引入了正反馈。 单限比较器,滞回比较器,窗口比较器

33.串行通信与并行通信异同,特点,比较。

从原理来看,并行传输方式其实优于串行传输方式。ISA总线,数据总线为8位,工作频率为8.33MHz;286时代,ISA的位宽提高到了16位,为了保持与8位的ISA兼容,工作频率仍为8.33MHz;PCI总线标准成为Pentium时代PC总线的王者,PCI位宽32。

由于并行传送方式的前提是用同一时序传播信号,用同一时序接收信号,而过分提升时钟频率将难以让数据传送的时序与时钟合拍,布线长度稍有差异,数据就会以与时钟不同的时序送达,另外,提升时钟频率还容易引起信号线间的相互干扰,导致传输错误。因此,并行方式难以实现高速化。

串行传输虽然只有1位,但数据传输速度却比并行口要高。串行传输摒弃了单端信号传输,采用差分信号(differential

10

signal)传输技术,有效地克服了因天线效应对信号传输线路形成的干扰,以及传输线路之间的串扰。USB—5m目前的SATA 1.0标准,数据传输率为150MBps。未来的SATA 2.0/3.0可提升到300MBps以至600MBps。

34.RS232c高电平脉冲对应的TTL逻辑是负。

TTL电平标准逻辑1电平为5V,逻辑0电平为0V;电脑所使用的RS232c它的逻辑电平1为-3—-12V,逻辑电平0为+3V—+12V。

35.放大电路的频率补偿的目的是什么,有哪些方法?

在放大电路中,由于电抗元件(电容、电感线圈)及晶体管极间电容的存在,当输入信号信号频率过高或过低时,不但放大倍数数值会变小,而且产生超前或滞后的相移。频率补偿主要目的防止自激振荡,使电路稳定。也称相位补偿或相位校正法。具体方法:一、滞后补偿 1.简单电容补偿2.密勒效应补偿 二、超前补偿。 36.什么是耐奎斯特定律,怎么由模拟信号转为数字信号?

根据奈奎斯特定律,信道的极限速率(bps)等于信道带宽的2倍(理论状态)

信道的极限速率(bps)等于信道带宽的2倍(理论状态),是对传输2进制数据而言。也就是说信号要么是高,表示0;要么是低,表示1。这时一个周期最多表示一个高,一个低。一个周期2位。

但如果有四种信号,分别表示00,01,10,11,那么一个信号就表示2位,就是可以传输4倍带宽。这就是编码方式。

如64QAM,就可以一次表示6bit。

对于理论上的无噪音线路,带宽可以到达无穷大。

但实际上都是有噪音的,噪音的大小决定了各信号之间的电平差距。也就是到底可以有多大的带宽。 37.数字电子电路总结

逻辑代数三个重要的规则:代入规则、反演规则、对偶规则。后两者的主要区别在于对偶不做任何取反的操作。 晶体三极管的开关特性工作在什么区?

工作在截止区和饱和区。此过程包括了4个时间参数:延迟时间Td上升时间Tr存储时间Ts下降时间Tf 开启时间为:延迟时间+上升时间 关闭时间为:存储时间+下降时间

二极管逻辑门:与门电路和或门电路。见P26页

负载能力有灌电流和拉电流负载之分。

ECL是一种非饱和型门电路,它所含三极管只工作在截止区和临界饱和区。基区没有多余存储电荷进一步提高了逻辑开关速度。

NMOS

在P型衬底上,利用光刻、扩散等方法,制作出两个N+型区,并引出电极S和D,在源极和漏极间二氧化硅绝缘层上制作出金属栅极G。

MOS管漏极特性是漏极电压与漏源极电压之间曲线叫漏极特性曲线。转移特性是漏极电流和栅极电压间的关系叫转移特性曲线。

MOS管三个电极间的电容:栅源电容、源漏电容影响了开关速度。 NMOS逻辑门电路:与非门、或非门、与或非门。

CMOS电路即互补MOS电路 不同逻辑电平的配合:

TTL电路高电平最小值为2.4V,低电平最小值为0.8V。 ECL电路高电平为-0.8V,低电平为-1.6V。

CMOS电路电源电压为5V,阈值电压为2.5V,高电平为5V,低电平为0V,可以直接驱动TTL电路。CMOS输出功率很小,不能驱动电流大的TTL门。

逻辑电路选用时主要参数为:逻辑电平、噪声容限、工作速度、功耗。

数字逻辑电路分为组合逻辑和时序逻辑电路两类。组合逻辑电路不含记忆元件,输入和输出间没有反馈。

用基本逻辑门设计组合电路步骤:1、列真值表2、根据真值表写出逻辑函数表达式。3.、将函数化简变换。4、绘制逻辑电路图5、选择逻辑门装配。

11

对于最简与或式一定可以用两级与非门电路实现,对于最简或与式一定可以用两级或非门电路实现。 将最简与或式两次求反再使用摩根定理就可得到与非-与非表达式。 将最简或与式两次求反再使用摩根定理就可得到或非-或非表达式。 时序逻辑电路:特征是输出不仅和当前的输入有关而且和以前的输入有关。

描述触发器的方法:

1、 状态表2、功能表3、状态方程(特征方程)4、波形图(时序图)5状态图:以图形方式表示输出状态转换的条件和规律。

2、 时序电路划分为米里型和摩尔型两种。米里型输出信号与存储电路状态和输入变量有关。摩尔型仅取决于存储电路状态。

时序电路包括:寄存器、移位寄存器、计数器。 同步时序电路分析:激励方程、状态方程、输出方程。

39.DMA原理和主要功能?

DMA传输是存储器和外设接口间的直接数据传输。即在存储器和I/O接口间开辟的高速传输通道,从而达到CPU对I/O管理开销小、响应时间短、传输速度快等目的。DMA具有的功能,受到CPU的管理。CPU用程序查询和程序中断的方法实现。DMAC和其他I/O接口没有差别,它们都是总线上的从设备。另外。DMAC具有总线主设备的功能。 40、IIR,FIR滤波器的异同。

IIR单位响应为无限脉冲序列FIR单位响应为有限的

iir幅频特性精度很高,不是线性相位的,可以应用于对相位信息不敏感的音频信号上;

fir幅频特性精度较之于iir低,但是线性相位,就是不同频率分量的信号经过fir滤波器后他们的时间差不变。这是很好的性质。

另外有限的单位响应也有利于对数字信号的处理,便于编程,用于计算的时延也小,这对实时的信号处理很重要。 41、.列举你知道的几种电容:比如铝电解电容、电解电容、 b.固态电容 c.陶瓷电容 d.钽电解电容 e.云母电容 f.玻璃釉电容 g.聚苯乙烯电容 h.玻璃膜电容 i.合金电解电容 j.绦纶电容 k.聚丙烯电容 l.泥电解 m有极性有机薄膜电容 1.写出下列常用电子工程术语的中文名称: (v_hyx说明答案仅供个人参考,如有错误,欢迎指正!) a) PCB: (Printed Circuit Board ) 中文名称为印制电路板,又称印刷电路板、印刷线路板,是重要的电子部件,是电子元器件的支撑体,是电子元器件电气连接的提供者。由于它是采用电子印刷术制作的,故被称为“印刷”电路板。 b) SMT: 表面贴装技术(Surface Mounting Technolegy )是新一代电子组装技术,它将传统的电子元器件压缩成为体积只有几十分之一的器件,从而实现了电子产品组装的高密度、高可靠、小型化、低成本,以及生产的自动化。 c) FPGA: FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL、GAL、PLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 d) CPLD: CPLD(Complex Programmable Logic Device)是Complex PLD的简称,一种较PLD为复杂的逻辑元件。CPLD是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过下载电缆(“在系统”编程)将代码传送到目标芯片中,实现设计的数字系统。 e) ASIC: ASIC(Application Specific Intergrated Circuits)即专用集成电路,是指应特定用户要求和特定电子系统的需要而设计、制造的集成电路。目前用CPLD(复杂可编程逻辑器件)和FPGA(现场可编程逻辑阵列)来进行ASIC设计是最为流行的方式之一,它们的共性是都具有用户现场可编程特性,都支持边界扫描技术,但两者在集成度、速度以及编程方式上具有各自的特点。ASIC的特点是面向特定用户的需求,品种多、批量少,要求设计和生产周期短,它作为集成电路技术与特定用户的整机或系统技术紧密结合的产物,与通用集成电路相比具有体积更小、重量更轻、功耗更低、可靠性提高、性能提高、保密性增强、成本降低等优点。 f) DSP: DSP既是Digital Signal Processing的缩写(数字信号处理的理论和方法)或者是Digital Signal Processor(用于数字信号处理的可编程微处理器)的缩写。我们所说的DSP技术,则一般指将通用的或专用的DSP处理器用于完成数字信号处理的方法和技术。 g) SRAM: SRAM 的英文全称是\,翻译成中文就是\静态随机存储器\。

12


2011年硬件工程师应聘笔试题及答案 - 图文.doc 将本文的Word文档下载到电脑
搜索更多关于: 2011年硬件工程师应聘笔试题及答案 - 图文 的文档
相关推荐
相关阅读
× 游客快捷下载通道(下载后可以自由复制和排版)

下载本文档需要支付 10

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:xuecool-com QQ:370150219