脚号 1 2 3 4 5 6 7 8 9 10 11 12 符号 VDDB VDDB VDDB VDDB VDDB BLGND BLGND BLGND BLGND BLGND DET VBLON 功能 24V电源 24V电源 24V电源 24V电源 24V电源 地 地 地 地 地 背光状态检测端,正常为0~0.8V 背光开关控制,高电平打开背光,低电平关闭背光 13 VDIM 直流调光输入,如果没有直流调光部分,该脚为空 14 PDIM PWM调光输入 LVDS 接口有两个,即51脚和41脚,定义分别如下: (1)51-pin 的定义(适用于60HZ/120HZ屏)如下表所示。
51-pin 的定义(适用于60HZ/120HZ屏) 脚号 符号 功能 1 2 3 4 5 NC NC NC NC BITSET 未连接 未连接 未连接 未连接 BIT设置,10BIT屏接高电平,8BIT屏接低电平 6 7 ROTATE SELLVDS 接高电平时允许旋转 接高电平时为NS,接低电平时为JEIDA 8 9 10 11 12 13 14 15 16 17 18 19 20 NC NC NC GND CH1[0]- CH1[0]+ CH1[1]- CH1[1]+ CH1[2]- CH1[2]+ GND CH1CLK- 未连接 未连接 未连接 地 偶路LVDS输入数据0- 偶路LVDS输入数据0+ 偶路LVDS输入数据1- 偶路LVDS输入数据1+ 偶路LVDS输入数据2- 偶路LVDS输入数据2+ 地 偶路LVDS时钟- CH1CLK+ 偶路LVDS时钟+ 21 22 23 24 GND CH1[3]- CH1[3]+ 地 偶路LVDS输入数据3-- 偶路LVDS输入数据3+ CH1[4]-/NC 偶路LVDS输入数据4-(10BIT)/未连接时为8BIT 25 CH1[4]+ /NC 偶路LVDS输入数据4+(10BIT)/未连接时为8BIT 未连接 未连接 奇路LVDS输入数据0- 奇路LVDS输入数据0+ 奇路LVDS输入数据1- 奇路LVDS输入数据1+ 奇路LVDS输入数据2- 奇路LVDS输入数据2+ 地 奇路LVDS时钟- 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 NC NC CH2[0]- CH2[0]+ CH2[1]- CH2[1]+ CH2[2]- CH2[2]+ GND CH2CLK- CH2CLK+ 奇路LVDS时钟+ GND CH2[3]- CH2[3]+ 地 奇路LVDS输入数据3-- 奇路LVDS输入数据3+ CH2[4]-/NC 奇路LVDS输入数据4-(10BIT)/未连接时为8BIT 41 CH2[4]+ /NC 42 43 44 45 46 47 48 49 50 51 NC NC GND GND GND NC VCC VCC VCC VCC 奇路LVDS输入数据4+(10BIT)/未连接时为8BIT 未连接 未连接 地 地 地 未连接 12V供电 12V供电 12V供电 12V供电 (2)41-pin 的定义(适用于120Hz屏)如下表所示。 41-pin 的定义(适用于120Hz屏) 脚号 1 2 3 4 5 6 符号 NC NC NC NC NC NC 功能 未连接 未连接 未连接 未连接 未连接 未连接

