EDA技术考试试题

2026/1/27 7:45:02

《EDA原理及应用》考试题

课程名称: EDA原理及应用 考试方式: 闭 卷

姓名: 学校:

一、填空题(20分,每题2分)

1、当前ASIC制造商都自己开发了HDL语言,但是都不通用,只有美国国防部开发的( )语言成为了IEEE. STD_1076标准,并在全世界得到了承认。

2、载入protel的Schematic中的( )和( )可满足一般用户需求,两个零件库中含有二极管、三极管、电阻、电容、电感等常用元件。 3、零件封装是指( )。

4、EDA技术也称( ) ,是在( )技术的基础上发展起来的计算机软件系统。

5、目前世界上有十几家生产

CPLD/FPGA的公司,最大的三家是:

( ),( ),LATTIC 。 6、顺序描述语句中,( )在MAX-PLUS中不被支持。

7、 VHDL语句中能被赋予一定值的对象称为客体 ,主要有常数,信号和变量。其中常数对应代表数字电路中的电源和接地等。信号对应物理设计中的( )。 8、 FPGA可分为两大类,分别是 SRAM-BASE和Anti-Fuse 设计时一般选用( ) 。

9、 100mil=( )mm,7.62mm=( )mil。 10、

PCB封装元件实际上就是( )。

二、名词解释题(20分,每题4分)

1 PLD/FPGA 2.过孔

3.铜膜线

4 PROM、PAL和PLA

5 自顶向下的/自下而上的设计方法

三、选择题(15分,每题3分)

1.下列常用热键具有在元件浮动状态时,编辑元件属性功能的是(A.PgUp B.Tab C.Space bar D.Esc

2.Design/Options菜单中下列选项不属于开关选项的是:( )A.Snap Grid B.Hidden Pins C.Electrical Grid D.Title block

3.下列不属于VHDL基本程序结构是( ) A..CONFIGURATION定义区 B..ARCHITECTURE定义区 C.USE定义区 D.ENTITY定义区

4.下列关于VHDL中信号说法不正确的是: ( ) A.信号赋值可以有延迟时间,

) B.信号除当前值外还有许多相关值,如历史信息等,变量只有当前值 C.信号可以是多个进程的全局信号

D.号值输入信号时采用代入符“:=”,而不是赋值符”<=”,同时信号可以附加延时。 5.下列各表达式不正确的是:( ) A“1011”SLL=“0110”

B Singal a: bit_vector(7 downto 0);a<=”10110110”;则a(0)=’0’ C (-5) rem 2=(-1) D 5 mod(-2)=(-1)

四、简答题(12分,每题6分)

1 原理图设计步骤

2过程调用语句可以并发执行,但要注意那些问题

五 论述题(13分)

MAX+PLUSII软件设计流程

六.VHDL语言编程题(20分)

(1)VHDL语言编写2输入或非门(5分)

(2)VHDL语言编写半加器(6分)

(3)VHDL语言编写十二进制同步计数器(9分) 引脚定义: reset 复位 en 计数控制 clk 时钟

qa,qb,qc,qd 计数器输出


EDA技术考试试题.doc 将本文的Word文档下载到电脑
搜索更多关于: EDA技术考试试题 的文档
相关推荐
相关阅读
× 游客快捷下载通道(下载后可以自由复制和排版)

下载本文档需要支付 10

支付方式:

开通VIP包月会员 特价:29元/月

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:xuecool-com QQ:370150219