西南科技大学城市学院本科生毕业论文
参考文献
[1]马林.小数分频技术及其实现[D].吉林大学硕士毕业论文,1999. [2]邓玉元,吴琼.数字电路中等占空比分频器的实现[J].现代电子技术,2006. [3]林海波.基于VHDL的半整数分频器的设计[J].电子与封装,2005;29:38-40.
[4]吴玉昌,胡永强,王文娟.基于CPLD/FPGA的多功能分频器的设计与实现[J].世界电子元器件,2007;3:42-44.
[5]夏宇闻 Verilog数字系统设计 北京航空航天大学出版社2009.12.
[6]徐志军.徐光辉.CPLD/FPGA的开发与应用【M】.北京电子工业出版社,2002. [7]任爱锋.基于FPGA的嵌入式系统设计.西安电子科技大学出版社,2004. [8]汪虹,李宏。基于FPGA的等占空比任意分频器的设计.仪器与仪2002.
[9]侯伯亨,顾新. VHDL 硬件描述语言及数字逻辑电路设计[M] . 西安:电子科技大学出版社,1999.
[10]林明权.VHDL数字控制系统设计范例.电子工业出版社,2003.
[11]朱湘萍,包本刚. 基于FPGA的仪表用多功能数字时钟的嵌入设计[J]. 电测与表,2008,(01) . [12]林连冬,马惠珠,温少波. 基于FPGA技术的RC6改进算法研究[J]. 电测与仪表2008,(11) [13] 王建荣, 李竹, 汤洪明. 一种新的基于FPGA的小数分频器的参数化设计[J]. 太原科技大学学报, 2007,(03) .
[14]贾米娜. 一种基于FPGA的分频器实现[J]. 机械管理开发, 2006,(01).
[15]侯伯亨,顾新.VHDL 硬件描述语言及数字逻辑电路设计,西安电子科技大学出版社,2005.
[16]Keil Shu,Edgar Sanchz-Sinencio. CMOSPLL Synthesizers: Analysis and Design. [17]B.Park, P.E.Allen. 1 GHz low-phase noise CMOS frequency synthesizer with integrated LC VCO for wireless communications [C].2003 Custom Integrated Circuits Conference,2003. [18]P.Larsson,High-speed archiitecture for a programmable frequency divider and a dual-modulus prescaler [J].IEEE J.Solid-state circuits.2004,31(5).
29

