福州大学本科生毕业设计(论文)
图4.10.2 功耗值
由图可得功耗为21.26mw
图4.10.3 上升时间下降时间和延迟时间
由图可知上升时间为3.925ns,下降时间为3.512ns;延迟时间为5.633ns。
4.11本章小结
通过本次实验,我了解了cadence的使用,学会了画原理图及在原理图的基础上进行仿真,并对仿真结果的功耗,反转时间和延迟时间等进行分析。
27
福州大学数字集成电路课程设计(报告)
第5章 版图设计
5.1原理
版图设计时采用层次化,全手工的形式设计版图。整个版图设计的思想是先小后大,即先画出各级的版图,并进行DRC检查,检查无误后进行保存,最后调用这些单元进行最后的版图设计。另外,本次设计的COMS尺寸有些比较大,故画版图时多以梳状形式
来设计,这样可以减小版图的面积,而又能保持其原来的性能。工具Virtuso的使用。
5.2二输入与非门
图5.2 二输入与非门的版图
28
福州大学本科生毕业设计(论文)
5.3三输入与非门
图5.3 三输入与非门的版图
29
福州大学数字集成电路课程设计(报告)
5.4四输入与非门
图5.4 四输入与非门的版图
30

